# به نام حق

•

.

.

.

.

.

استاد: دکتر سید حمیدرضا گیوه چی

نويسنده: پارسا وارث

علوم و تحقیقات

960182288

پروژه آزمایشگاه مدار منطقی

## قسمت اول:

یک مدار تمام جمع-تفریق کننده 12 بیتی که خروجی بر روی 5 seg تمایش داده شود و برای 4 نمونه ورودی حتما اجرا و تجزیه و تحلیل شود. ( و محدودیت مبنا ندارد)

در اینجا در این مرحله به مداری نیاز داریم که هم قابلیت تمام جمع را بدهد و لا کلید سوویچی تمام تفریق کننده را هم به ما بدهد.

و از ان جا که 12 بیت داریم و همین طور با توجه با ویژگی 7483 که خاصیت جمع کنندگی دارد و پایه های A را با B متناظرش جمع می کند و در خروجی پایه متناظر C میریزد و در نهایت مقدار C را که در این جا مبنا 16 است از C به صورت C به میکرو ارقام بعدی که C منطقی مت است وارد میکند.

در حالت جمع کننده کامل C0میکرو اول باید 0 باشد و با 1 شدن ان تمام C ها به Cتمام تفریق کننده مدار منطقی تبدیل میشوند و در اصل ما با استفاده از رابطه Cتمام ورودی های Cتا Cتا Cتا و در اصل ما با استفاده از رابطه Cتمام ورودی های Cتا Cتا Cتا Cتا و نام ابنا Cتا Cتا

| Α   | В | Q | Α    | В | Q |
|-----|---|---|------|---|---|
| 0   | 0 | 0 | 0    | 0 | 1 |
| 0   | 1 | 1 | 0    | 1 | 0 |
| 1   | 0 | 1 | 1    | 0 | 0 |
| 1   | 1 | 0 | 1    | 1 | 1 |
| XOR |   |   | XNOR |   |   |

شكل 1\_ نمودار XOR و XNOR

و با 1 شدن -/+ داریم که تمام پایه های B اگر 0 بود تبدیل به 1 و اگر 1 بود تبدیل به 0 میشود و قرینه میشود پس داریم (B')+A را حساب میکنیم که A-B است.



شکل 2\_ جمع کنندہ کامل 12 بیتی



شكل 3\_ تقريق كننده كامل 12 بيتى



شکل 3\_ نمومه اول

 $(00000001000)_2 + (000000000000)_2 = (000000001000)_2 = >(8)_{10} = > (0008)_{16}$ 



شکل 4\_ نمومه دوم

 $(00000001000)_2 + (00000001000)_2 = (000000010000)_2 = > (16)_{10} = > (0010)_{16}$ 



شکل 5\_ نمومه سوم

 $(00000001001)_2 + (000000000001)_2 = (000000001010)_2 = > (10)_{10} = > (000A)_{16}$ 



شکل 5\_ نمومه چهارم

 $(000010001001)_2 + (000010001000)_2 = (000100010001)_2 = > (273)_{10} = > (0111)_{16}$ 

## قسمت دوم:

نیم تفریق کننده 4 بیتی طراحی نمائید خروجی این تفریق کننده به یک حافظه RAMنیز متصل شده و نتیجه بر روی آن ذخیره شود، برای حافظه RAMرجیستر آدرس و رجیستر دیتا مجزا در نظر بگیریدبرای تحلیل این مثال 4 نمونه مختلف اجرا کرده و مقادیر را در خانه های 400 الی 407 حافظه ذخیره بفرمایید. و با فرخوانی مقادیر ذخیره شده صحت عملکرد مدار خود را بسنجید.همچنین دیتاباس مبتنی بر روش دیکدری است بنابراین برای فرمان دادن به فعال شدن هر رجیستر حتما از یک یا چند آیسی دیکدر بر اساس طرحتان استفاده کنید.

## مرحله ريختن:

## 0001 1001 0000



شكل 6\_ نمومه اول

## 2. خانه 401



شکل 7\_ نمومه دوم

## 0001 1001 0010



شكل 8\_ نمومه سوم

## 4. خانه 403



شکل 9\_ نمومه چهارم

# مراحل خواندن:

## 1. خانه 400

## 0001 1001 0000



شكل 10\_ نمومه اول

## 2. خانه 401



شکل 11\_ نمومه دوم

## 0001 1001 0010



شكل 12\_نمومه سوم

## 4. خانه 403



شكل13\_نمومه چهارم

## منابع:

https://homepages.inf.ed.ac.uk/rbf/HIPR2/xor.htm

# نویسنده:

پارسا وارث

960182288

علوم و تحقیقات

ازمایشگاه مدار منطقی